91Âþ»­

Versuch 8

Drucken Sie die Checkliste dtpr-checkliste-v8.pdf aus.

Zustandsautomat syncsm

Bis jetzt haben Sie den steuerbaren Zähler synccnt entworfen. Jetzt sollen Sie den Zustandsautomaten syncsm entwerfen, der dann das sync, active und sel_cmp Signal erzeugt. Aus syncsm und synccnt wird dann der Sync Generator syncgen gebaut. In der Abbildung ist den sync Generator syncgen dargestellt.

dtpr-syncgen-arch.jpg

Entwurfsphase

Sie kennen schon das Zustandsdiagramm mit den vier Zuständen des Automaten. In diesem Diagramm sind die Ausgangssignale noch nicht mit eingezeichnet.

dtpr-vga-statemachine.jpg

Die Zustandsübergangslogik kann jetzt aus der Zustandsübergangstabelle abgeleitet und mit booleschen Gleichungen formuliert werden.

·¡°ù°ì±ôä°ù±è³ó²¹²õ±ð

Erklären Sie einer anderen Gruppe Ihren Entwurf.

Designphase (syncsm, syncgen und vgatop)

Setzen Sie Ihren Entwurf in VHDL um.

Verifikationsphase

Umsetzung mit VHDL Automatencode