[[digitale_systeme_2]]

Differences

This shows you the differences between two versions of the page.

Link to this comparison view

Both sides previous revision Previous revision
Next revision
Previous revision
digitale_systeme_2 [2010/10/02 14:38]
beckmanf Altera/Modelsim Linux Download eingef眉gt
digitale_systeme_2 [2011/01/26 12:44] (current)
beckmanf Evaluation eingef眉gt
Line 53: Line 53:
 auf dem eigenen Rechner zu installieren und die Tutorials von Modelsim ​ auf dem eigenen Rechner zu installieren und die Tutorials von Modelsim ​
 und der Quartus II Web Edition zu bearbeiten. Die Software ist f眉r Windows und Linux verf眉gbar ​ und der Quartus II Web Edition zu bearbeiten. Die Software ist f眉r Windows und Linux verf眉gbar ​
-und kann von der [[https://​www.altera.com/​download/​dnl-index.jsp|Altera Downloadseite]] geladen werden. ​Die Linuxversionen听+und kann von der [[https://​www.altera.com/​download/​dnl-index.jsp|Altera Downloadseite]] geladen werden. ​
-sind alternativ auch hier verf眉gbar: ​+
  
-丑迟迟辫://​飞飞飞.丑蝉-补耻驳蝉产耻谤驳.诲别/​词产别肠办尘补苍蹿/​谤别蝉迟谤颈肠迟别诲/​10.0蝉辫1冲尘辞诲别濒蝉颈尘冲补蝉别冲濒颈苍耻虫.蝉丑听+Hinweise f眉r die [[Quartus Ubuntu Install|Installation unter Linux]]
-+
-http://​www.hs-augsburg.de/​~beckmanf/​restricted/​10.0sp1_quartus_free_linux.sh+
  
 Die Beschreibung des Modelsim Tutorials ist in der Modelsiminstallation zu finden unter: Die Beschreibung des Modelsim Tutorials ist in der Modelsiminstallation zu finden unter:
Line 69: Line 66:
  
 Nach Bearbeitung der Tutorials kann das erworbene Wissen auf [[Die erste Schaltung]] angewandt werden. Die Nach Bearbeitung der Tutorials kann das erworbene Wissen auf [[Die erste Schaltung]] angewandt werden. Die
-Belegungsdatei "​first.sof",​ die aus der Synthese entstanden ist, kann im Labor auf das FPGA geladen werden. ​+Belegungsdatei "​first.sof",​ die aus der Synthese entstanden ist, kann im Labor auf das FPGA geladen werden. ​Damit听
 +die Schaltung auf dem DE1 Board korrekt funktioniert,​ muss die folgende Pinbelegungsdatei verwendet werden:听
 +
 +https://​www.hs-augsburg.de/​~beckmanf/​restricted/​DE1_pin_assignments.csv听
 +
 +=== Aufgaben ===听
 +{{:​ds2-aufgabe1.pdf|DS2 Aufgaben Teil 1}}听
 +
 +{{:​ds2-aufgabe1-lsg.pdf|Aufgaben Teil 1 - L枚sungen}}听
 +
 +{{:​ds2-aufgabe2.pdf|DS2 Aufgaben Teil 2}}听
 +
 +{{:​ds2-aufgabe2-lsg.pdf|DS2 Aufgaben Teil 2 - L枚sungen}}听
 +
 +{{:​ds2-aufgabe3.pdf|DS2 Aufgaben Teil 3}}听
 +
 +{{:​ds2-aufgabe3-lsg.pdf|DS2 Aufgaben Teil 3 - L枚sungen}}听
 +
 +=== Evaluation ===听
 +
 +{{:​ds2-evaluation-ws2010-2011.pdf|Ergebnisse der Evaluation WS 2010/​2011}}听
 +
 +
 +=== Pong ===听
 +
 +Bis Montag, den 18. Oktober 2010, soll die Schaltung f眉r ein Testbild an einem VGA Monitor fertig sein. 听
 +Ich habe den VHDL Code mit der Strukturbeschreibung hochgeladen (s.u.). Das Testbild soll mit einer 听
 +Standard VGA Aufl枚sung von 640 x 480 bei 60 Hz Bildwiederholrate erzeugt werden. 听
 +
 +=== Kursunterlagen ===听
 +
 +{{:​digsys2-stunde1.pdf|Pr盲sentation aus Stunde 1 und 2}}听
 +
 +[[Die Gruppenliste]]听
 +
 +{{:​ds2-pong-vhdl-1.zip|Pong:​ Zipfile mit VHDL Struktur und Testbench f眉r das Testbild (leere Architectures)}}听
 +
 +{{:​ds2-pong-vhdl-2.zip|Pong 2: Zipfile mit VHDL Dateien f眉r ein Rechteck}}听
 +
 +{{:​ds2-pong-vhdl-3.zip|Pong 3: Zipfile mit Entity f眉r das Vector Modul}}听
 +
 +{{:​wm8731_wm8731l.pdf|Datenblatt des Soundchips auf dem FPGA Board}}听
 +
 +[[ds2-i2c-code]]听
  
 === Links === === Links ===
  • digitale_systeme_2.1286023129.txt.gz
  • Last modified: 2010/10/02 14:38
  • by beckmanf